Układ FPGA serii Xilinx 7 obejmuje cztery serie FPGA, które mogą spełnić wymagania całego systemu, w tym tanich, małych i wrażliwych na koszty aplikacji na dużą skalę, a także mogą sprostać najbardziej wymagającym ultra-wysokiej przepustowości połączeń końcowych, pojemność logiczną i możliwości przetwarzania sygnałów w zastosowaniach o wysokiej wydajności. Układ FPGA serii 7 obejmuje: XC7A100T-2FGG676I
Układ FPGA serii Xilinx 7 obejmuje cztery serie FPGA, które mogą spełnić wymagania całego systemu, w tym tanich, małych i wrażliwych na koszty aplikacji na dużą skalę, a także mogą sprostać najbardziej wymagającym ultra-wysokiej przepustowości połączeń końcowych, pojemność logiczną i możliwości przetwarzania sygnałów w zastosowaniach o wysokiej wydajności. Układ FPGA serii 7 obejmuje: XC7A100T-2FGG676I
• Spartan ®-Seria 7: Zoptymalizowana wydajność we/wy zapewniająca niski koszt, najniższe zużycie energii i wysoką wydajność. Zapewniają niedrogie, bardzo małe wymiary zewnętrzne opakowań przy minimalnym opakowaniu PCB.
• Artix ®-Seria 7: Zoptymalizowane transceivery, wysoki procesor DSP i przepustowość logiczna dla zastosowań o niskim poborze mocy, które wymagają komunikacji szeregowej. Zapewnij najniższą, wydajną i wrażliwą na koszty aplikację dotyczącą zestawienia kosztów całkowitych.
• Kindex ®-Seria 7: Zoptymalizowany pod kątem dwukrotnie większej opłacalności w porównaniu z produktami poprzedniej generacji, co skutkuje nowym poziomem FPGA.
Seria Virtex ®-7: Po optymalizacji może osiągnąć najwyższą wydajność i pojemność systemu, przy 2-krotnym wzroście wydajności systemu. Funkcjonalna technologia urządzeń obsługiwana przez najwyżej ułożony interkonekt krzemowy (SSI).
Układ FPGA serii 7 jest zbudowany w oparciu o zaawansowaną technologię procesową o wysokiej wydajności i niskim poborze mocy (HPL) o długości 28 nm i wysokiej k metalowej bramce (HKMG), która może osiągnąć przepustowość we/wy na poziomie 2,9 Tb/s, przy 2 milionach jednostek logicznych pojemności i procesor DSP 5,3 TMAC/s, znacznie poprawiający wydajność systemu przy jednoczesnym zmniejszeniu zużycia energii o 50%. W porównaniu z poprzednią generacją urządzeń jest wydajny i może stanowić w pełni programowalną alternatywę dla ASSP i ASIC.