XCZU47DR-L2FFVG1517I Xilinx XC7A100T-2FGG676I Może osiągnąć wyższą efektywność kosztową w wielu aspektach, w tym w logice, przetwarzaniu sygnału, pamięci wbudowanej, we/wy LVDS, interfejsach pamięci i transiwerach. Układy FPGA Artix-7 doskonale nadają się do zastosowań wrażliwych na koszty, które wymagają najwyższej klasy funkcjonalności.
Układ XCZU15EG-2FFVB1156I jest wyposażony we wbudowaną pamięć 26,2 Mbit i 352 terminale wejścia/wyjścia. 24 DSP, zdolny do stabilnej pracy przy 2400MT/s. Dostępne są również 4 interfejsy światłowodowe 10G SFP+, 4 interfejsy światłowodowe 40G QSFP, 1 interfejs USB 3.0, 1 interfejs sieciowy Gigabit i 1 interfejs DP. Płyta posiada samokontrolę sekwencji włączania i obsługuje wiele trybów uruchamiania
Jako członek układu FPGA XCVU9P-2flGA2104I ma 2304 programowalne jednostki logiczne (PLS) i 150 MB pamięci wewnętrznej, zapewniając częstotliwość zegara do 1,5 GHz. Dostarczył 416 pinów wejściowych/wyjściowych i 36,1 mbit rozproszonego pamięci RAM. Obsługuje technologię programowalnej tablicy bram (FPGA) i może osiągnąć elastyczną konstrukcję dla różnych aplikacji
XCKU060-2FFVA1517I został zoptymalizowany pod kątem wydajności i integracji systemu w ramach procesu 20NM i przyjmuje technologię jednocześnie i nowej generacji technologii interconnect krzemowych (SSI). Ta FPGA jest również idealnym wyborem do intensywnego przetwarzania DSP wymaganego do obrazowania medycznego nowej generacji, wideo 8K4K i heterogenicznej infrastruktury bezprzewodowej.
Urządzenie XCVU065-2FFVC1517I zapewnia optymalną wydajność i integrację przy 20 nm, w tym seryjnej przepustowości i pojemności logicznej. Jako jedyna wysokiej klasy FPGA w branży węzłów procesowych 20 nm, seria ta jest odpowiednia dla aplikacji od 400 g sieci do projektu/symulacji prototypu ASIC na dużą skalę.
Urządzenie XCVU7P-2FLVA2104I zapewnia najwyższą wydajność i zintegrowaną funkcjonalność w węzłach FINFET 14NM/16NM. IC 3D trzeciej generacji AMD wykorzystuje technologię ułożonego krzemowego interconnect (SSI), aby przełamać ograniczenia prawa Moore'a i osiągnąć najwyższą przepustowość przetwarzania sygnałów i seryjną przepustowość we/wy, aby spełnić najściślejsze wymagania projektowe. Zapewnia również wirtualne środowisko projektowe jednocześnie, aby zapewnić zarejestrowane linie routingu między układami, aby osiągnąć działanie powyżej 600 MHz i zapewnić bogatsze i bardziej elastyczne zegary.