10CL006YE144I7G zapewnia programowalne bramki o dużej gęstości, zasoby pokładowe i uniwersalne wejścia/wyjścia. Zasoby te mogą spełniać wymagania dotyczące rozbudowy we/wy i interfejsu chip-chip.
10CL006YE144I7G zapewnia programowalne bramki o dużej gęstości, zasoby pokładowe i uniwersalne wejścia/wyjścia. Zasoby te mogą spełniać wymagania dotyczące rozbudowy we/wy i interfejsu chip-chip.
10CL006YE144I7G został zoptymalizowany pod kątem niskich kosztów i niskiego zużycia energii statycznej, co czyni go idealnym wyborem do zastosowań na dużą skalę i wrażliwych na koszty.
Cechy produktu
Niski koszt i mała moc struktury FPGA
Opcje napięcia jądra 1,0 V i 1,2 V
Element logiczny (LE) — cztery wejściowe tablice przeglądowe (LUT) i rejestry
Jeden tryb mnożnika 18x18 lub dwa tryby mnożnika 9x9, które można łączyć kaskadowo
Kompletny DSP IP dla akceleracji algorytmu
Do 15 dedykowanych pinów zegara, zdolnych do sterowania do 20 zegarów globalnych
Do czterech uniwersalnych PLL
Zapewnij potężne możliwości zarządzania zegarem i syntezy
Obsługuje wiele standardów we/wy
Programowalna funkcja wejścia/wyjścia
Nadajniki i odbiorniki prawdziwego LVDS i analogowego LVDS
Na terminalu chipowym (OCT)
aplikacja
Przemysłowe i Motoryzacyjne
Transmisja, przewodowa i bezprzewodowa
Obliczanie i przechowywanie
Energia medyczna, konsumencka i inteligentna